TECNICAS DIGITALES 2
VICTOR HUGO MORA LEAL COD 2012176042
JHON ALEXANDER MOYAN PINEROS COD 2013176030
GRUPO M
GRUPO M
LABORATORIO 1 COMPURTAS NAND COMO COMPUERTA UNIVERSAL
Se pudieron realizar todos los montajes de las compuertas
lógicas básicas, comprobando que la compuerta NAND funciona como compuerta
universal.
1.0
Compuerta AND con integrado CMOS 4011
2.0
Compuerta OR con integrado CMOS 4011
3.0
Compuerta NOT con integrado CMOS 4011
4.0
Compuerta NOR con integrado CMOS 4011
5.0
Compuerta NAND con integrado CMOS 4011
6.0
Compuerta BUFFER con integrado CMOS 4011
7.0
Compuerta XOR XNOR con integrado CMOS 4011
FOTOGRAFIA DEL MONTAJE EN PROTOBOARD CON INTEGRADOS CMOS 4011
FOTOGRAFIA DEL MONTAJE EN PROTOBOARD CON INTEGRADOS TTL 7400
VICTOR HUGO
MORA LEAL COD 2012176042
JHON ALEXANDER MOYAN PINEROS COD 2013176030
GRUPO M
GRUPO M
LABORATORIO
2
ANALISIS DEL
COMPORTAMIENTO DE LOS LATCH’S
Los LATCH’S
son circuitos digitales combinacionales construidos a partir de compuertas
lógicas básicas como lo pueden ser compuertas del tipo NAND en tecnología CMOS
o tecnología TTL, en ambos caso el funcionamiento debe ser el mismo en
principio en lo que respecta a las tablas de verdad.
Existen diferentes clases de LATCH;
el más básico de todos es el LATCH SR este consta de dos entradas denominadas S (set) y R (reset)
y también tienen dos salidas Q y Q.
Un LATCH es
un circuito electrónico digital capaz de retener un dato en su salida
dependiendo del estado lógico de sus entradas así el LATCH SR Presenta la
siguiente tabla lógica.
LATCH SR
|
||
S
|
R
|
Q
|
0
|
0
|
INDETERMINADO
|
0
|
1
|
1 (SET)
|
1
|
0
|
0 (RESET)
|
1
|
1
|
MEMORIA (MANTIENE EL DATO)
|
En resumen
el LATCH SR es un circuito digital combinacional que memoriza el dado en su
salida cuando sus entradas S=1 y R=1, para cualquier dato de salida en Q 0 ó 1.
Ejemplo si se quisiera memorizar el dato de salida 1 (set) se deben activar las
entradas en la siguiente secuencia.
1. Se debe colocar S=0 y R=1
2. Luego se debe pasar S=1 y R=1
Después de
esto el dato de salida queda memorizado.
Este tipo de
circuitos tiene muchas aplicaciones en dispositivos de memoria de datos del
tipo RAM (memoria de acceso aleatorio).
Hay que
nombra que existen otros tipos de LATCH los cuales son derivados del LATCH SR.
LATCH SR con Habilitador E
LATCH SR
CON E
|
|||
E
|
S
|
R
|
Q
|
0
|
0
|
0
|
MEMORIA
|
0
|
0
|
1
|
MEMORIA
|
0
|
1
|
0
|
MEMORIA
|
0
|
1
|
1
|
MEMORIA
|
1
|
0
|
0
|
MEMORIA
|
1
|
0
|
1
|
0 (RESET)
|
1
|
1
|
0
|
1 (SET)
|
1
|
1
|
1
|
INDETERMINADO
|
LATCH D (DATA)
LATCH D
|
||
E
|
D
|
Q
|
0
|
0
|
0
|
0
|
1
|
0
|
1
|
0
|
0
|
1
|
1
|
1
|
Este LATCH
es muy interesante ya que su salida solo cambia si se habilita E, la salida Q
toma el valor del dato D en la entrada si y solo si se activa E, cuando el dato
de entrada D pasa a la salida se puede desactivar E con lo que se logra
mantener el dato anteriormente cargado en la salida Q logrando un efecto de
memoria.
Fotografía
del montaje real en protoboard
Se
utilizaron circuitos integrados CMOS 4011
CIRCUITO
LATCH SR CON HABILITADOR
CIRCUITO
LATCH DATA
Flip-Flop J-K
J
|
K
|
CLK
|
Q
|
-Q
|
OBSERVACION
|
0
|
0
|
Q
|
-Q
|
No cambia
|
|
0
|
1
|
0
|
1
|
Reset
|
|
1
|
0
|
1
|
0
|
Set
|
|
1
|
1
|
-Q
|
Q
|
Basculación
|
Es versátil y es
uno de los tipos de flip-flop más usados. Su funcionamiento es idéntico al del
flip-flop S-R en las condiciones SET, RESET y de permanencia de estado. La
diferencia está en que el flip-flop J-K no tiene condiciones no válidas como
ocurre en el S-R.
Este dispositivo
de almacenamiento es temporal que se encuentra dos estados (alto y bajo), cuyas
entradas principales, J y K, a las que debe el nombre, permiten al ser
activadas:
·
J: El grabado (set en inglés), puesta a
1 ó nivel alto de la salida.
·
K: El borrado (reset en inglés), puesta
a 0 ó nivel bajo de la salida.
Si no se activa
ninguna de las entradas, el biestable permanece en el estado que poseía tras la
última operación de borrado o grabado
No hay comentarios:
Publicar un comentario